ОСНОВНЫЕ УСТРОЙСТВА ЭВМ – ЭВМ И ПЕРЕФЕРИЙНЫЕ УСТРОЙСТВА КМ-2 - ТЕСТ С ОТВЕТАМИ (НИУ МЭИ (ТУ) ИДДО)

Раздел
Программирование
Тип
Просмотров
91
Покупок
0
Антиплагиат
Не указан
Размещена
7 Фев в 19:02
ВУЗ
НИУ МЭИ
Курс
2 курс
Стоимость
290 ₽
Файлы работы   
1
Каждая работа проверяется на плагиат, на момент публикации уникальность составляет не менее 40% по системе проверки eTXT.
pdf
ОСНОВНЫЕ УСТРОЙСТВА ЭВМ _ КМ 2
93.3 Кбайт 290 ₽
Описание

ОСНОВНЫЕ УСТРОЙСТВА ЭВМ – ЭВМ И ПЕРЕФЕРИЙНЫЕ УСТРОЙСТВА КМ-2 - ТЕСТ С ОТВЕТАМИ (НИУ МЭИ (ТУ) ИДДО)

В ТЕСТЕ СОБРАНЫ 42 ВАРИАНТОВ ВОПРОСОВ.

ДЛЯ БОЛЕЕ УДОБНОГО ПОИСКА ИСПОЛЬЗУЙТЕ СОЧЕТАНИЕ КЛАВИШ CTRL+F.

ПРАВИЛЬНЫЕ ОТВЕТЫ ОТМЕЧЕНЫ ГОЛУБЫМ ЦВЕТОМ.

УБЕДИТЕСЬ, ЧТО ОТВЕТЫ ВАМ ПОДХОДЯТ ДО ПОКУПКИ!

Оглавление

1.     Значения каких регистров изменяются при выполнении команд межсегментных переходов?

CS

DS

IP

2.     Значения каких регистров изменяются при выполнении команд условных переходов?

CS

IP  

DS

CX

3.     Из каких основных устройств состоит ЭВМ?

устройство управления  

запоминающее устройство  

арифметико-логическое устройство  

устройство ввода-вывода

4.     Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?

увеличится  

не изменится

уменьшится

5.     Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?

увеличится  

уменьшится

не изменится

6.     Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?

управляющие сигналы

микрооперация

микропрограмма

7.     Какая операция соответствует действию, представленному на изображении, в арифметико-логическом устройстве?


умножение

сдвиг на один разряд влево

сложение

сдвиг на один разряд вправо

8.     Какие блоки входят в состав микропрограммного устройства управления?

преобразователь адреса микрокоманды  

память микропрограмм  

датчик сигналов

9.     Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?

относительный

относительный базово-индексный

автоинкрементный  

автодекрементный

косвенный

10. Какие основные параметры характеризуют запоминающее устройство?

производительность

быстродействие  

емкость

11. Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?

CX

DI  

AX

BX  

BP

12. Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?

SI  

BX  

CX

BP  

DI +

13. Какие схемные решения используются при построении датчика сигналов?

на основе сдвигового регистра  

на основе счетчика и дешифратора  

на основе счетчика и сумматора

на основе счетчика и сдвигового регистра

14.  Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?

загрузка  

сброс в "0"  

сдвиг в сторону старших разрядов

сдвиг в сторону младших разрядов

15. Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?

сброс в "0"

загрузка  

добавление единицы

16. Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

сброс в "0"

сдвиг в сторону старших разрядов

сдвиг в сторону младших разрядов  

загрузка

17. Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?

сдвигом регистра множителя на 1 разряд вправо  

сдвигом регистра множителя на 2 разряда влево

сдвигом регистра множителя на 1 разряд влево

сдвигом регистра множителя на 2 разряда вправо

18. Какова минимальная адресуемая ячейка памяти в современных ЭВМ?

1 байт  

1 килобайт

1 мегабайт

1 бит

19. Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?

2n разрядов

n разрядов  

2n+1 разрядов

20. Какова разрядность физического адреса 16-разрядного микропроцессора?

20 бит  

16 бит

32 бита

21.  Какова разрядность эффективного адреса 16-разрядного микропроцессора?

16 бит  

20 бит

32 бита

22.  Каково назначение признака s в командах, использующих непосредственный операнд?

для указания количества повторений данной команды

для указания приемника результата

для возможного сокращения длины команды в случае короткого непосредственного операнда

23. Каково назначение устройства управления в ЭВМ?

формирование признаков результата выполненной команды

считывание команды из запоминающего устройства

выработка сигналов, необходимых для согласованной работы всех узлов и устройств ЭВМ

24. Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?

внешняя память  

оперативная память

регистровая память

кэш-память

25. Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?

микропрограмма

микрооперация

микрокоманда

26. Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?

внешняя память

оперативная память

кэш-память

27. Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?

II  

RI

RR

RS

SI

28. Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP?

ES

SS

CS

DS

29. Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?

знаковый разряд операнда X

0

сигнал переноса, вырабатываемый сумматором  

1

30. Какую длину имеет команда прямого межсегментного перехода?

2 байта

4 байта

3 байта

5 байтов

31. Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?

4 байта

1 байт

2 байта  

3 байта

32. Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?

16 бит  

1 бит

8 бит  

32 бита

33. От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?

от количества устройств, входящих в состав ЭВМ

от количества микроопераций, выполняемых всеми устройствами ЭВМ  

от количества тактов самой длинной выполняемой команды

34. Откуда в арифметико-логическое устройство поступают управляющие сигналы?

вырабатываются в самом АЛУ

из запоминающего устройства вместе с командой

из устройства управления

35. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h

053412h  

81003412h

83003412h

83001234h

36. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX

295412h  

895412h

2B5412h

37. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h

0425h

80C025h

2C25h  

802825h

38. Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ с организацией 4К слов по 4 разряда?

16  

8

4

39. Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?

64

32  

16

построить ЗУ с такой организацией на заданных типах БИС невозможно

40. Чем определяется время обращения к регистровой памяти?

частотой системной шины

частотой синхронизации микропроцессора  

объемом регистровой памяти

41. Чем определяется емкость памяти?

количеством разрядов, составляющих одну ячейку  

количеством адресуемых элементов  

положением запоминающего устройства в иерархической структуре памяти

42. Чем характеризуется идеальное запоминающее устройство?

бесконечно большой емкостью и бесконечно малым временем обращения  

бесконечно большой емкостью

бесконечно малым временем обращения

Вам подходит эта работа?
Похожие работы
Организация ЭВМ
Контрольная работа Контрольная
2 Сен в 16:19
65 +1
0 покупок
Организация ЭВМ
Лабораторная работа Лабораторная
18 Авг в 18:49
85 +1
0 покупок
Организация ЭВМ
Лабораторная работа Лабораторная
18 Авг в 18:42
45
0 покупок
Организация ЭВМ
Тест Тест
7 Авг в 13:08
132 +1
0 покупок
Другие работы автора
Физкультура и спорт
Тест Тест
1 Мар в 19:23
187 +1
0 покупок
Электроника
Тест Тест
29 Фев в 19:51
185 +1
3 покупки
Электротехника
Тест Тест
29 Фев в 16:36
225
3 покупки
Культурология
Тест Тест
20 Фев в 18:52
302 +1
2 покупки
История России
Тест Тест
19 Фев в 22:15
174 +1
1 покупка
Основы программирования
Тест Тест
19 Фев в 19:26
125
0 покупок
Физкультура и спорт
Тест Тест
7 Фев в 21:41
257 +1
1 покупка
Базы данных
Тест Тест
6 Фев в 23:38
122 +1
0 покупок
Методы оптимизации
Тест Тест
6 Фев в 16:34
145 +1
0 покупок
Вычислительная математика
Тест Тест
6 Фев в 14:50
154 +1
0 покупок
Математический анализ
Тест Тест
6 Фев в 14:04
103 +1
0 покупок
Математическая статистика
Тест Тест
5 Янв в 16:21
162
2 покупки
Правоведение
Тест Тест
28 Дек 2023 в 13:45
209
4 покупки
Темы журнала
Показать ещё
Прямой эфир